Fubarino soutěž: FPGA Pong

pro položku [Eric] ‘s pro naši soutěž Fubarino, šel dolů na velmi nízkoúrovňové hardware a vytvořil pong na FPGA.

[Eric] Použita basys 2 FPGA deska pro vytvoření této virtuální verze logické brány Pong. Výstup je přes VGA port, multiplayer a přehrávač AI je implementován, a všechna požadovaná mechanika pro detekci pong – kolize, tlačítko a spínače spínače a sledování skóre jsou také v tomto projektu.

Soutěž Fubarino vyžaduje samozřejmě velikonoční vajíčko, takže když skóre pro levý hráč dosáhne 13 a skóre pro správného hráče dosahuje 37 (dostat to? 1337?), Dříve čtvercová koule se změní na extrémně pixeley verzi Hackaday logo. URL HackAday je také zobrazen díky modulu [ERIC] FP (V) GA GA pro zobrazení textu na FPGA desce.

Vylepšená pong míč a URL se zobrazí pouze v případě, že skóre jsou 13-37, což činí extrémně dobře skryté velikonoční vajíčko. Video z [Eric] Demoing jeho pong níže.

Jedná se o vstup do soutěže Fubarino pro šanci na jednom z 20 fubarino SD desek, které Microchip se postavil jako ceny!

Leave a Reply

Your email address will not be published. Required fields are marked *

Related Post

Snooze lenochodSnooze lenochod

snooze lenochod k vám lovit, stejně jako spí. I když to může hluk rychle udělat, tvůrce žádal lenochod, aby opravdu simuloval dýchání vydechlým dechem, aby se přidal k realismu. K